64 KByte dynamischer RAM (9 x U2164 D20) mit Paritätsgenerator zur Fehlererkennung
Speicherbereichsauswahl bzw. -ausblendung in 1 KByte- Schritten mit bipolarem PROM-Decoder (74S571) beliebig festlegbar
vier alternative Speicherbelegungen über Koppelbusanlage (/EXOFF, /EXOFF1) wählbar
Eine der vier Speicherbelegungen besitzt standardmäßig RAM ab Adresse 0000H. Parallel zu reservierten EPROM-Bereichen kann
in RAM-Bereiche mit gleicher Adresse geschrieben werden (Leseverbot). Der Schreibschutz ist realisierbar durch Umschaltung
auf andere Speicherbelegung, die bereichsweise nur Lesen erlaubt (Schreibverbot). Es erfolgt die Ausgabe eines Fehlersignals
über Koppelbus bei Paritätsfehlererkennung nach jedem Speicherlesezyklus (auch als /NMI-Signal schaltbar ).