Robotrontechnik-Forum

Registrieren || Einloggen || Hilfe/FAQ || Suche || Mitglieder || Home || Statistik || Kalender || Admins Willkommen Gast! RSS

Robotrontechnik-Forum » Technische Diskussionen » 64kRAM mit 2x 61256K » Themenansicht

Autor Thread - Seiten: -1-
000
26.09.2007, 09:15 Uhr
Ralph



Hallo, ich hätte da mal ein Problem.....

Neulich hab ich meinem AC1 einen neuen 64k RAM mit 2 Chips 61256K (32k*8)
spendiert und beim Testen zuerst auch überhaupt keine Fehler gefunden.
Ich konnte meinen handverdrahteten AC1 (www.ac1-info.de) auch ohne
Problem mit 4Mhz takten und mittels RAMTEST von Y21SO aus FA
prüfen... Keine Fehler wurden gefunden und ich hatte schon
HEUREKA gerufen...
Allerdings änderte sich das Bild sofort, wenn ich mein FDC Interface an
den AC1 stecke. Das funktioniert dann nämlich nicht mehr. sehr komisch...
Das ansonsten sehr anfällige 8KGRafik/SoundBasic läuft aber!
Weist Ihr Ihr irgendwas von Besonderheiten dieser Chips ? Sind die evl.
zu schnell für die AC1 MEMDI Logik von Modul1 ?
Der Speicher ist immer aktiviert (MREQ+A15)und wird nur mit MEMDI
der SCCH Modul 1 Steuerung deaktiviert.
Am WR Pin vom RAM liegt WR vom U880 und am OE Pin das RD Signal an.
CS wird mittels A15 und MREQ erzeugt. Die Adressdekodierung sollte es
eigentlich nicht sein, denn die funktioniert, ja sonst ohne Probleme.

Wer hat ne Idee ? Danke schon mal !!

Gruß Ralph
--
Es geht alles erst richtig los !
Seitenanfang Seitenende
Profil || Private Nachricht || Suche Zitatantwort || Editieren || Löschen
001
26.09.2007, 10:02 Uhr
Wusel_1



Hallo Ralph,

ich hoffe, du hast die Schaltung nach dem Schaltbild auf auf der AC1 Seite aufgebaut und auch an die CP/M Umschaltung gedacht.
Desweiteren hatte ich schon mal angeführt, dass der FDC für den AC1 nicht sauber selektiert ist; er umfast den I/O-Adrsssbereich #00 bis #7F, obwohl nur wenige I/O-Adressen benötigt werden. Dadurch entstehen konflikte.
Des weiteren wird das /OE-Pin direkt auf Masse gelegt. Auswahl erfolgt nur über das /CS-Pin und kann damit immer gelesen werden - beim Schreiben wird /WR aktiv - richtig beschaltet.
Ich hoffe, du hast auch in deiner Schlatung das /MREQ-Signal mit eingebunden, ansonsten gibt es schreib-/lese-probleme.
--
Beste Grüße Andreas
______________________________________
DL9UNF ex Y22MF es Y35ZF
JO42VP - DOK: Y43 - LDK: CE

*** wer glaubt, hört auf zu denken ***
Seitenanfang Seitenende
Profil || Private Nachricht || Suche Zitatantwort || Editieren || Löschen
002
26.09.2007, 10:12 Uhr
Ralph



Hey @Wusel_1

hm... versteh ich nicht so recht... OE auf L ? Da sind doch die Ausgänge
immer aktiviert ? Hab ich aber noch nicht probiert, könnte aber dennoch
gehen, denk ich mir, da ja über cs der chip erst sel. wird.
MRQ Hab ich natürlich drin... steht ja auch da.. und die IO Dekodierung
sollte damit gar nichts zu tun haben ? Geht ja auch mit nem anderen
64k DRAM 2164...
Die Schaltung hab ich mir selber ausgedacht... aber ich schau mal
bei Johan nach...
@Wusel_1 schau mal.. Hast ne PN von mir

Gruß Ralph
--
Es geht alles erst richtig los !
Seitenanfang Seitenende
Profil || Private Nachricht || Suche Zitatantwort || Editieren || Löschen
Seiten: -1-     [ Technische Diskussionen ]  



Robotrontechnik-Forum

powered by ThWboard 3 Beta 2.84-php5
© by Paul Baecher & Felix Gonschorek